Technische Hochschule Nürnberg

Jürgen Bäsig


Anschrift:
Herr Prof. Dr. Jürgen Bäsig
Technische Hochschule Nürnberg
Elektrotechnik Feinwerktechnik Informationstechnik
Straße:
Wassertorstr. 10
Ort:
90489 Nuernberg
Tel.:
0911 5880 1495
Fax:
0911 5880 5109

Leistungsprofil:
Praxisrelevante Forschungsgebiete:
  • Anwendungen von Hardwarebeschreibungssprachen für die FPGA- und ASIC-Entwicklung
  • Hardwarerealisierungen auf dem Gebiet der digitalen Signalverarbeitung und Datenübertragung
  • Rapid-Prototyping und Simulationsbeschleunigung
  • Entwicklung von wiederverwendbaren Modulen auf der Basis von Hardwarebeschreibungssprachen
  • Mikroelektronik

Praxisrelevante aktuelle Projekte:
  • Entwicklung eines "Encryption Standard (DES) Core Generators" für die effiziente Hardwarerealisierung von Verschlüsselungsalgorithmen in einem ASIC bzw. FPGA
  • Entwicklung einer intelligenten Zeichenerkennung für industrielle Aufgabenstellungen
  • Untersuchungen zur Produktivitätssteigerung im Entwurfsprozess von digitalen Schaltungen mit Hilfe von synthetisierbaren und wiederverwendbaren VHDL-Modulen für arithmetische Operationen
  • Einsatz von "Low Cost Emulatoren" für die schnelle Entwicklung von ASICs bis 100 K
  • Weiterbildungsangebote zu VHDL, HandelC, ASIC- und FPGA-Entwurf

Praxisrelevante Ausstattung/Messmethoden:
  • Workstations (SUN, NT) EDA-Software (Mentor, Synopsys, Cadence, Altera, Xilinx); http://www.nf.fh-nuernberg.de/labs/me/
  • ASIC-Tester (HP 82000), Sub-Micron-Prober, Boundary Scan Tester, EDA-Software; http://www.nf.fh-nuernberg.de/labs/me/
  • HandelC Entwicklungsumgebung einschl. RapidPrototyping Board
  • Emulator CHIPit Professional Gold Edition (Fa. ProDesign)
  • Mitglied bei Europractice


Publikationen:
  • V. Melnyk, J. Bäsig "Modelling DES Soft-Cores for information protection", ISSN 1616-0762, Schriftenreihe der Georg-Simon-Ohm-Fachhochschule Nürnberg Nr. 9, 2002
  • Schlussbericht zum Forschungsprojekt Entwicklung eines "Encryption Standard (DES) Core Generators" für die effiziente Hardwarerealisierung von Verschlüsselungsalgorithmen in einem ASIC bzw. FPGA (BMBF, FKZ 1705200)
  • Bäsig, J.:Entwicklung digitaler Systeme mit VHDL, Eigenverlag, Nürnberg 1999, ISBN 3-00-005081-7
  • Bäsig, J. / Schmitz, M. / Stark, T.: Einsatz von Inkrementalgebern für Steuerungsaufgaben, in: Elektronik, Heft 23, 1998, S. 166-171
  • Ernst, K. / Wörner, A. / Bäsig, J.: Interface für einen optischen Schleifring, Design & Elektronik, 6, 1997, S. 31-34
  • Bäsig, J.: VHDL und programmierbare Logik, Vortrag am Entwicklerforum Programmierbare Logik der Zeitschrift Design & Elektronik, München, 5.6.97
  • Bäsig, J. / Wagner, T.:Von der Dokumentation zum VHDL Entwurf, Teil 2, Design & Elektronik, 2, 1997, S. 71-76
  • Bäsig, J. / Wagner, T.:Von der Dokumentation zum VHDL Entwurf, Teil 1, Design & Elektronik, 25, 1996, S. 70ff


Kooperationsangebot für die Wirtschaft / Praxis:
Bevorzugte Form der Kooperation:
  • Beratung
  • Gutachten
  • FuE
  • Bachelor-/Master-/Diplomarbeit
  • Bildung

Angebote der Zusammenarbeit:
  • Mikroelektronik
  • Rapid Prototyping (Digitale Signalverarbeitung), Modellierung, Simulationen
  • FPGA- und ASIC- Entwicklung
  • Weiterbildung

Bestehende Kooperationen:
Mit anderen Institutionen:
FHG
Diplomarbeiten

Mit Unternehmen:
Vierling GmbH
BMBF, Diplomarbeiten
01.10.2000 - 31.01.2002

MEN
Diplomarbeiten, F&E

profichip
Diplomarbeiten, F&E



Zurück zur Liste
Falls dies ihr Profil ist, können Sie es hier nach dem Login bearbeiten.